ΑΘΗΝΑ 7 Δεκεμβρίου 2016

# 9η ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ ΓΙΑ ΤΟ ΜΑΘΗΜΑ "Εργαστήριο Μικροϋπολογιστών" 4η Εργ. Άσκ. στον Μικροελεγκτή ΑVR - Χρήση οθόνη

(υλοποίηση στο εκπαιδευτικό σύστημα easyAVR6)

Παράδοση – επίδειξη 14/12/2016

# Χρήση αλφαριθμητικής οθόνη LCD

Στην άσκηση αυτή θα γίνει μελέτη χρήσης της αλφαριθμητικής οθόνη LCD 2×16 χαρακτήρων (επικοινωνία μεταξύ οθόνης και του μικροελεγκτή γίνεται με λέξεις των 4 bit). Στην συνέχεια παρουσιάζεται η συσκευή αυτή σε συνδυασμό με το αντίστοιχο λογισμικό οδήγησής της.

# Αλφαριθμητική Οθόνη Χαρακτήρων 2×16

Στην αναπτυξιακή πλακέτα EasyAVR6 μια πολύ χρήσιμη περιφερειακή συσκευή είναι η πρόσθετη οθόνη χαρακτήρων 2×16. Η συνδεσμολογία γίνεται με τους 6 περισσότερο σημαντικούς ακροδέκτες της θύρας PORTD (PD2-PD7), όπως φαίνεται στο σχήμα 9.1. Οι ακροδέκτες αυτοί συνδέονται σε ακροδέκτες του ελεγκτή της οθόνης WH1602B, του οποίου το εγχειρίδιο τεχνικών προδιαγραφών παρατίθεται στις επόμενες σελίδες. Από τους 6 ακροδέκτες, οι 2 λιγότερο σημαντικοί (PD2 και PD3) είναι ακροδέκτες ελέγχου ενώ οι υπόλοιποι 4 σχηματίζουν λέξεις των 4 bit με τις οποίες γίνεται η επικοινωνία μικροελεγκτή – ελεγκτή οθόνης.



**Σχήμα 9.1.** Κυκλωματικό διάγραμμα οθόνης χαρακτήρων 2×16.

Για να χρησιμοποιήσουμε την αλφαριθμητική οθόνη χαρακτήρων του easyAVR6 είναι απαραίτητο να εξοικειωθούμε με τη δομή και τη λειτουργία του. Η εσωτερική οργάνωση της αλφαριθμητικής οθόνης χαρακτήρων παρουσιάζεται στο Σχήμα 9.2.



**Σχήμα 9.2.** Κυκλωματικό διάγραμμα οθόνης χαρακτήρων 2×16.

Κεντρικό ρόλο παίζει ο ελεγκτής HD44780, ο οποίος αναλαμβάνει να παρουσιάσει στην οθόνη υγρών κρυστάλλων τους αλφαριθμητικούς χαρακτήρες καθώς και την αλληλεπίδραση με τον χρήστη. Το μπλοκ διάγραμμα του ελεγκτή HD44780 φαίνεται στο Σχήμα 9.3.



**Σχήμα 9.3.** Κυκλωματικό διάγραμμα οθόνης χαρακτήρων 2×16.

# Περιγραφή λειτουργία

Η μονάδα οθόνης LCD περιλαμβάνει ελεγκτή που έχει δύο 8-bit καταχωρητές, έναν καταχωρητή εντολών (instruction register -IR) και έναν καταχωρητή δεδομένων (data register- DR).

# Καταχωρητές

Ο καταχωρητής ΙR αποθηκεύει κωδικούς εντολών, όπως καθαρισμός οθόνης ολίσθηση δρομέα, και πληροφορίες για τη διεύθυνση των δεδομένων της RAM απεικόνισης (display data RAM -DDRAM) και για τη γεννήτρια χαρακτήρων RAM (character generator RAM- CGRAM). Ο καταχωρητής ΙR εγγράφεται μόνο από τον Μικροελεγκτή. Ο καταχωρητής DR αποθηκεύει προσωρινά τα δεδομένα για να εγγράφουν σε DDRAM ή CGRAM και προσωρινά αποθηκεύει δεδομένα που πρέπει να διαβαστούν από την DDRAM ή την CGRAM. Τα δεδομένα γράφονται στον DR από τον Μικροελεγκτή αυτόματα μεταφέρονται σε DDRAM ή CGRAM από μια εσωτερική λειτουργία. Το DR χρησιμοποιείται επίσης για αποθήκευση κατά την ανάγνωση δεδομένων από DDRAM ή CGRAM. Όταν πληροφορίες διεύθυνσης εγγράφονται στο IR, τα αντίστοιχα δεδομένα αποθηκεύονται στον DR από την DDRAM ή την CGRAM μέσω μιας εσωτερικής λειτουργίας. Η μεταφορά δεδομένων στον MPU ολοκληρώνεται όταν διαβάσει τον DR. Μετά την ανάγνωση, τα δεδομένα των DDRAM ή CGRAM της επόμενης διεύθυνσης αποστέλλονται στον DR για την επόμενη ανάγνωση από τον Μικροελεγκτή. Με το σήμα επιλογής καταχωρητή (register selector -RS), οι δύο αυτοί καταχωρητές μπορούν να επιλεγούν (Πίνακας 9.1).

# Σημαία απασχόλησης (Busy Flag-BF)

Όταν η σημαία απασχόλησης είναι 1, η HD44780U είναι σε κατάσταση εσωτερικής λειτουργίας, και επόμενη εντολή δεν γίνεται δεκτή. Όταν RS=0 και R/W=1 (Πίνακας 1), η σημαία απασχόλησης εμφανίζεται στην έξοδο DB7. Η επόμενη εντολή πρέπει να είναι δοθεί, μετά την εξασφάλιση ότι η σημαία απασχόλησης είναι 0.

# Μετρητής Διεύθυνση (Address Counter -AC)

Ο μετρητής διεύθυνση (AC) παρέχει διευθύνσεις σε αμφότερες τις μνήμες DDRAM και CGRAM. Όταν μια διεύθυνση μιας εντολής εγγράφεται στον IR, η διεύθυνση στέλνεται από τον IR στον AC. Η επιλογή είτε της DDRAM ή της CGRAM καθορίζεται επίσης από την εντολή.

Μετά την εγγραφή προς (ή την ανάγνωση από) τις DDRAM ή CGRAM, η AC αυτόματα αυξάνεται κατά 1 (ή ελαττώνεται κατά 1). Το περιεχόμενο του καταχωρητή AC δίνεται στη έξοδο μέσω των DB0 - DB6 όταν RS = 0 και R / W = 1 (βλέπε Πίνακα 9.1).

Πίνακας 9.1. Επιλογή Καταχωρητή

| RS | R/W | Operation                                                |
|----|-----|----------------------------------------------------------|
| 0  | 0   | IR write as an internal operation (display clear, etc.)  |
| 0  | 1   | Read busy flag (DB7) and address counter (DB0 to DB6)    |
| 1  | 0   | DR write as an internal operation (DR to DDRAM or CGRAM) |
| 1  | 1   | DR read as an internal operation (DDRAM or CGRAM to DR)  |

# Περιγραφή των εσωτερικών δομικών μονάδων του ελεγκτή

#### Μνήμες

Ο ελεγκτής διαθέτει συνολικά 3 μνήμες, δύο τύπου RAM και μια τύπου ROM. Η ROM δημιουργίας χαρακτήρων χρησιμοποιείται για τη δημιουργία εικόνων χαρακτήρων 5×8 κουκίδων ή 5×10 κουκίδων από κωδικούς χαρακτήρων των 8 bit. Η αντιστοιχία αριθμών των 8 bit και χαρακτήρων φαίνεται στον ακόλουθο πίνακα.

Πίνακας 9.2. Αντιστοιχία αριθμών των 8 bit και χαρακτήρων.

| Upper<br>4 bit<br>Lower<br>4 bit | LLLL             | LLLH  | LLHL        | шнн   | LHLL | LHLH |               | LHHH          | HLLL      | HLLH        | HLHL | нінн        | HHLL  | ннін     | ннп          | нни   |
|----------------------------------|------------------|-------|-------------|-------|------|------|---------------|---------------|-----------|-------------|------|-------------|-------|----------|--------------|-------|
| LLLL                             | CG<br>RAM<br>(1) | ::::: |             |       |      | 100  | *:            | <b>!:::</b> · | ۱ <u></u> | E           | ÷    | •           | l,    | į.       |              | ٦;:   |
| LLLH                             | CG<br>RAM<br>(2) |       | !           | 1.    | Ĥ    |      | . <u>::</u> ] | -=:           | ü         | 38          | i    | • •         | J.    | - -      | <b>`</b> ;;  | Ų.    |
| LLHL                             | CG<br>RAM<br>(3) | Ţ     | 11          | 2     |      | H    |               | ł             |           | Æ           | Ġ    | **          | ç;    |          |              | æ     |
| LLHH                             | CG<br>RAM<br>(4) | Ľ     | #           |       |      |      |               | :≣.           |           | ÷           | ú    |             | Į:    | 4[]      | <b>:</b> ::: | ų     |
| LHLL                             | CG<br>RAM<br>(5) | ľ     | #           | 4     |      | T    |               | 4:            | ä         | <u>.:</u> ; | 4:   | •           | ان.   | I'''     | Ξ,           | ())   |
| LHLH                             | CG<br>RAM<br>(6) | ١,    | <b>"</b> :" |       |      | II   | <b>:::</b>    | II            |           | Ġ           | £    | 1:3         | 4.    | ď        | Τ            | .ili. |
| LHHL                             | CG<br>RAM<br>(7) | 'n    |             | 15    | F    | ابا  | 7             | ۱.,۱          |           | ů           | H    | 111         | ٠.    |          | ij           | ļıı   |
| LHHH                             | CG<br>RAM<br>(8) | ļ     | :           | 7     | Œ    | l,,l | •:::          | [,,]          | •::::     | Ü           | ľŧ:  | :::         | ··i)· | ď        | I            | -11   |
| HLLL                             | CG<br>RAM<br>(1) | Ţ     | ۲.          |       | H    | ×    | ŀη            | :::           |           |             | .f   | ••••        | ·#:   | ::::     | H            |       |
| HLLH                             | CG<br>RAM<br>(2) | Ί.    | Þ           | 9     | I    | Ή'   | i.            | ا:::'         | ₿         |             | i    | :           | Ι'''  | III      | Д,           | ÷     |
| HLHL                             | CG<br>RAM<br>(3) | æ     | :#:         | H     | .Д   | Œ.   | i             | :::           | ٠         | Ü           | ä    | <u>::</u> . | ****I | 3        | μ.           | II:   |
| ні.нн                            | CG<br>RAM<br>(4) | ,["   |             | #     | K.   | I.   | k             | 4.            | ï         | Pi          | 3    | •::         | I     | ή,       | ۱,,۲         | -:    |
| HHLL                             | CG<br>RAM<br>(5) |       | :           |       | I    | ٠.   | 1.            | I             | i.        | Ñ           | S    | :::-        |       | 4        | 4            |       |
| ннгн                             | CG<br>RAM<br>(6) |       |             | ::::: | j:i  | .]   | ľ'n           | ::            | ì.        |             |      | :pl:        |       | ιμ       | УĪ.          |       |
| нинг                             | CG<br>RAM<br>(7) |       |             |       | ŀ·l  |      | ľ'n           | ••••          | Ä         |             | ļ:ii | "           |       | <u> </u> | <b> </b>     | H     |
| нннн                             | CG<br>RAM<br>(8) | =     |             |       |      |      |               | Ċ             | Ä         | ċ.          | q:   | •••••       |       | C)       | C)           |       |

Η RAM δημιουργίας χαρακτήρων (character generator RAM- CGRAM) εκτελεί την ίδια λειτουργία με την ROM δημιουργίας χαρακτήρων, με την διαφορά ότι οι χαρακτήρες που απεικονίζονται πρέπει να δημιουργηθούν από τον χρήστη και να αποθηκευτούν σε αυτή.

Η RAM απεικόνισης δεδομένων (display data RAM –**DDRAM**) αποθηκεύει τα δεδομένα που πρόκειται να απεικονιστούν στην οθόνη. Η χωρητικότητά της είναι 80 byte. Η αντιστοιχία μεταξύ θέσεων στην RAM απεικόνισης χαρακτήρων και θέσεων στην οθόνη φαίνεται στην ακόλουθη εικόνα. Παρατηρήστε ότι αρκετές θέσεις της μνήμης δεν απεικονίζονται στην οθόνη και πως όταν η οθόνη έχει διαμόρφωση για απεικόνιση χαρακτήρων σε δύο γραμμές, οι διευθύνσεις που απεικονίζονται στην πρώτη και δεύτερη γραμμή της οθόνης δεν είναι συνεχόμενες.

#### **DDRAM Address**

#### **Display Data RAM (DDRAM)**

Display data RAM (DDRAM) stores display data represented in 8-bit character codes. Its extended capacity is  $80 \times 8$  bits, or 80 characters. The area in display data RAM (DDRAM) that is not used for display can be used as general data RAM. See Figure 1 for the relationships between DDRAM addresses and positions on the liquid crystal display.

The DDRAM address (ADD) is set in the address counter (AC) as hexadecimal.



### 1-line display (N = 0)

— When there are fewer than 80 display characters, the display begins at the head position. For example, if using only the HD44780, 8 characters are displayed. See Figure 3.

When the display shift operation is performed, the DDRAM address shifts.



# 2-line display (N = 1)

— Case 1: When the number of display characters is less than  $40 \times 2$  lines, the two lines are displayed from the head. Note that the first line end address and the second line start address are not consecutive. For example, when just the HD44780 is used, 8 characters  $\times$  2 lines are displayed.

| Display position         | 1  | 2  | 3  | 4  | 5  | 39     | 40 |
|--------------------------|----|----|----|----|----|--------|----|
| DDRAM                    | 00 | 01 | 02 | 03 | 04 | <br>26 | 27 |
| address<br>(hexadecimal) | 40 | 41 | 42 | 43 | 44 | <br>66 | 67 |

When display shift operation is performed, the DDRAM address shifts.

| Display position | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  |
|------------------|----|----|----|----|----|----|----|----|
| DDRAM            | 00 | 01 | 02 | 03 | 04 | 05 | 06 | 07 |
| address          | 40 | 41 | 42 | 43 | 44 | 45 | 46 | 47 |
| For              | 01 | 02 | 03 | 04 | 05 | 06 | 07 | 08 |
| shift left       | 41 | 42 | 43 | 44 | 45 | 46 | 47 | 48 |
| For              | 27 | 00 | 01 | 02 | 03 | 04 | 05 | 06 |
| shift right      | 67 | 40 | 41 | 42 | 43 | 44 | 45 | 46 |

— Case 2: For a 16-character × 2-line display, the HD44780 can be extended using one 40-output extension driver. When display shift operation is performed, the DDRAM address shifts.



1-Line by 8-Character Display Example



2-Line by 16-Character Display Example

Ο ρόλος των μνημών RAM και ROM στην απεικόνιση δεδομένων στην οθόνη αποδίδεται από το παρακάτω σχεδιάγραμμα.



# Καταχωρητές

Ο ελεγκτής HD44780 έχει δύο καταχωρητές των 8 bit που μπορούν να προσπελαστούν άμεσα από το χρήστη. Τον καταχωρητή εντολών και τον καταχωρητή δεδομένων.

Ο καταχωρητής εντολών αποθηκεύει δυαδικούς κωδικούς εντολών και διευθύνσεις για τις μνήμες RAM του ελεγκτή.

Ο καταχωρητής δεδομένων αποθηκεύει προσωρινά τα δεδομένα που πρόκειται να αποθηκευτούν στις RAM του ελεγκτή ή δεδομένα που διαβάστηκαν από αυτές. Δεδομένα που αποθηκεύονται στον καταχωρητή δεδομένων μεταφέρονται αυτόματα στην κατάλληλη RAM. Όταν ο καταχωρητής εντολών δεχτεί πληροφορίες διεύθυνσης, δεδομένα αποθηκεύονται στον καταχωρητή δεδομένων από την κατάλληλη RAM αυτόματα.

Στο μετρητή διευθύνσεων βρίσκεται αποθηκευμένη η τρέχουσα διεύθυνση της RAM απεικόνισης δεδομένων ή της RAM δημιουργίας χαρακτήρων. Το περιεχόμενό του μπορεί να τροποποιηθεί με μια από τις εντολές που αλλάζουν την διεύθυνση κάποιας από τις RAM του ελεγκτή. Το ποια μνήμη επιλέγεται εξαρτάται από την εντολή. Η διεύθυνση που βρίσκεται αποθηκευμένη σε αυτόν τον καταχωρητή αυξάνεται κατά 1(ή μειώνεται κατά 1) αυτόματα με κάθε ανάγνωση/εγγραφή από τη μνήμη.

Η διεπαφή με την οποίαν κάποιος ανταλλάσσει εντολές με τον ελεγκτή φαίνεται στον παρακάτω πίνακα:

| Pin No. | Symbol   | Level      | Description                              |  |  |  |  |  |  |  |
|---------|----------|------------|------------------------------------------|--|--|--|--|--|--|--|
| 1       | Vss      | 0V         | Ground                                   |  |  |  |  |  |  |  |
| 2       | $V_{DD}$ | 5.0V       | Supply Voltage for logic                 |  |  |  |  |  |  |  |
| 3       | VO       | (Variable) | Operating voltage for LCD                |  |  |  |  |  |  |  |
| 4       | RS       | H/L        | H: DATA, L: Instruction code             |  |  |  |  |  |  |  |
| 5       | R/W      | H/L        | H: Read(MPU→Module) L: Write(MPU→Module) |  |  |  |  |  |  |  |
| 6       | E        | H,H→L      | Chip enable signal                       |  |  |  |  |  |  |  |
| 7       | DB0      | H/L        | Data bus line                            |  |  |  |  |  |  |  |
| 8       | DB1      | H/L        | Data bus line                            |  |  |  |  |  |  |  |
| 9       | DB2      | H/L        | Data bus line                            |  |  |  |  |  |  |  |
| 10      | DB3      | H/L        | Data bus line                            |  |  |  |  |  |  |  |
| 11      | DB4      | H/L        | Data bus line                            |  |  |  |  |  |  |  |
| 12      | DB5      | H/L        | Data bus line                            |  |  |  |  |  |  |  |
| 13      | DB6      | H/L        | Data bus line                            |  |  |  |  |  |  |  |
| 14      | DB7      | H/L        | Data bus line                            |  |  |  |  |  |  |  |
| 15      | A        |            | LED +                                    |  |  |  |  |  |  |  |
| 16      | K        | -          | LED-                                     |  |  |  |  |  |  |  |

Πίνακας 9.3. Η διεπαφή του ελεγκτή ΗD44780.

Ο ελεγκτής HD44780 μπορεί να δεχτεί εντολές είτε σε μια ενιαία εντολή των 8 bit είτε σε μια εντολή που αποστέλλεται σε δύο διαδοχικά τμήματα των 4 bit. Στο αναπτυξιακό δεν μπορούμε να στείλουμε εντολές στον ελεγκτή σε μορφή 8 bit, συνεπώς δεν θα ασχοληθούμε άλλο με την μεταφορά εντολών σε αυτή τη μορφή.

Όταν οι εντολές μεταφέρονται σε δύο τμήματα των 4 bit χρησιμοποιούνται μόνο οι γραμμές DB7 – DB4. Τα 4 περισσότερο σημαντικά bit πρέπει να μεταφερθούν πρώτα. Επειδή δεν υπάρχει δυνατότητα ανάγνωσης της σημαίας BUSY FLAG για να γνωρίζουμε πότε ο ελεγκτής είναι έτοιμος να δεχτεί νέα εντολή πρέπει να εισάγουμε καθυστέρηση μεταξύ των διαδοχικών εντολών. Ο χρόνος που χρειάζεται ο ελεγκτής HD44780 για να εκτελέσει κάθε εντολή είναι μεταβλητός και εξαρτάται από την εντολή.



Το σύνολο εντολών του ελεγκτή περιέχεται στον ακόλουθο πίνακα.

Πίνακας 9.4. Οι εντολές του ελεγκτή ΗD44780.

| Instruction                      |                                                 |     |                                                                | In                          | structi | ion Co | de  |     |     |               | 22 2002                                                                                                                                     | Execution time |  |
|----------------------------------|-------------------------------------------------|-----|----------------------------------------------------------------|-----------------------------|---------|--------|-----|-----|-----|---------------|---------------------------------------------------------------------------------------------------------------------------------------------|----------------|--|
|                                  | RS                                              | R/W | DB7                                                            | DB6 DB5 DB4 DB3 DB2 DB1 DB0 |         |        |     |     |     | (fosc=270Khz) |                                                                                                                                             |                |  |
| Clear Display                    | ear Display   0   0   0   0   0   0   0   0   1 |     | Write "00H" to DDRAM and set<br>DDRAM address to "00H" from AC | 1.53ms                      |         |        |     |     |     |               |                                                                                                                                             |                |  |
| Return Home                      | 0                                               | 0   | 0                                                              | 0                           | 0       | 0      | 0   | 0   | j   |               | Set DDRAM address to "00H" from AC<br>and return cursor to its original position<br>if shifted. The contents of DDRAM are<br>not changed.   | 1.53ms         |  |
| Entry Mode<br>Set                | 0                                               | 0   | 0                                                              | 0                           | 0       | 0      | 0   | 1   | I/D | SH            | Assign cursor moving direction and<br>enable the shift of entire display.                                                                   | 39 μs          |  |
| Display<br>ON/OFF<br>Control     | 0                                               | 0   | 0                                                              | 0                           | 0       | 0      | I.  | D   | c   | В             | Set display (D), cursor (C), and blinking of cursor (B) on/off control bit.                                                                 | 39 μ s         |  |
| Cursor or<br>Display Shift       | 0                                               | 0   | 0                                                              | 0                           | 0       | 1      | S/C | R/L | 3   |               | Set cursor moving and display shift<br>control bit, and the direction, without<br>changing of DDRAM data.                                   | 39 μs          |  |
| Function Set                     | 0                                               | 0   | 0                                                              | 0                           | 1       | DL     | N   | F   | =   |               | Set interface data length<br>(DL:8-bit/4-bit), numbers of display line<br>(N:2-line/1-line)and, display font type<br>(F:5×11 dots/5×8 dots) | 39 μs          |  |
| Set CGRAM<br>Address             | 0                                               | 0   | 0                                                              | 1                           | AC5     | AC4    | AC3 | AC2 | ACI | AC0           | Set CGRAM address in address counter.                                                                                                       | 39 μ s         |  |
| Set DDRAM<br>Address             | 0                                               | 0   | 1                                                              | AC6                         | AC5     | AC4    | AC3 | AC2 | ACI | AC0           | Set DDRAM address in address counter.                                                                                                       | 39 μ s         |  |
| Read Busy<br>Flag and<br>Address | 0                                               | 1   | BF                                                             | AC6                         | AC5     | AC4    | AC3 | AC2 | ACI | AC0           | Whether during internal operation or not<br>can be known by reading BF. The<br>contents of address counter can also be<br>read.             | 0 μs           |  |
| Write Data to<br>RAM             | 1                                               | 0   | D7                                                             | D6                          | D5      | D4     | D3  | D2  | DI  | D0            | Write data into internal RAM<br>(DDRAM/CGRAM).                                                                                              | 43 μ s         |  |
| Read Data<br>from RAM            | 1                                               | 1   | D7                                                             | D6                          | D5      | D4     | D3  | D2  | Dì  | D0            | Read data from internal RAM<br>(DDRAM/CGRAM).                                                                                               | 43 μs          |  |

Τέλος για να γίνει δεκτή μια εντολή από τον ελεγκτή πρέπει να τηρούνται οι χρόνοι του παρακάτω πίνακα:

Ta=25°C, VDD=5.0V

| Item                               | Symbol            | Min  | Тур | Max | Unit |
|------------------------------------|-------------------|------|-----|-----|------|
| Enable cycle time                  | $T_{\mathrm{C}}$  | 1200 |     | - 1 | ns   |
| Enable pulse width                 | $T_{\mathrm{PW}}$ | 140  |     | =   | ns   |
| Enable rise/fall time              | $T_R,T_F$         | ==   |     | 25  | ns   |
| Address set-up time (RS, R/W to E) | t <sub>AS</sub>   | 0    |     | -   | ns   |
| Address hold time                  | t <sub>AH</sub>   | 10   |     | ==  | ns   |
| Data set-up time                   | t <sub>DSW</sub>  | 40   |     | =   | ns   |
| Data hold time                     | t <sub>H</sub>    | 10   | ==: | =   | ns   |

# Χρήση της οθόνης LCD του αναπτυξιακού easyAVR6.

Η συνδεσμολογία της οθόνης LCD με τον Μικροελεγκτή φαίνεται στο παρακάτω σχήμα (επαναλαμβάνεται για ευκολία το Σχ. 9.1), απ' όπου μπορούμε να συμπεράνουμε ότι οι ακροδέκτες PD7 – PD2 πρέπει να είναι ρυθμισμένοι για έξοδο.



Αρχικά χρειαζόμαστε μια ρουτίνα που θα μεταφέρει τα δύο τμήματα των 4 bit κάθε εντολής. Η ρουτίνα θα πρέπει να αφήνει ανεπηρέαστους τους ακροδέκτες που επιλέγουν μεταξύ καταχωρητή εντολών και καταχωρητή δεδομένων, ώστε να μπορεί να χρησιμοποιηθεί και για τις δύο λειτουργίες.

#### Pουτίνα: write\_2\_nibbles

Αποστολή ενός byte, 4 bit τη φορά στον ελεγκτή της οθόνης LCD. Το λογικό επίπεδο που βρίσκεται ο ακροδέκτης που αντιστοιχεί στο σήμα R/S δεν επηρεάζεται.

Είσοδος: Το byte που μεταδίδεται είναι αποθηκευμένο στον καταχωρητή r24

; στέλνει τα 4 MSB

Έξοδος: -

Καταχωρητές: r25:r24 Καλούμενες υπορουτίνες: -

push r24

## write\_2\_nibbles:

; διαβάζονται τα 4 LSB και τα ξαναστέλνουμε in r25, PIND andi r25,0x0f ; για να μην χαλάσουμε την όποια προηγούμενη κατάσταση andi r24 ,0xf0 ; απομονώνονται τα 4 MSB και add r24, r25 ; συνδυάζονται με τα προϋπάρχοντα 4 LSB out PORTD ,r24 ; και δίνονται στην έξοδο ; δημιουργείται παλμός Enable στον ακροδέκτη PD3 sbi PORTD, PD3 cbi PORTD, PD3 ; PD3=1 και μετά PD3=0 pop r24 ; στέλνει τα 4 LSB. Ανακτάται το byte. ; εναλλάσσονται τα 4 MSB με τα 4 LSB swap r24 andi r24,0xf0 ; που με την σειρά τους αποστέλλονται add r24, r25 out PORTD ,r24 ; Νέος παλμός Enable sbi PORTD, PD3 cbi PORTD, PD3 ret

Στη συνέχεια, με βάση την προηγούμενη ρουτίνα μπορούμε να δημιουργήσουμε δύο άλλες. Η μία θα στέλνει εντολές στην οθόνη και η άλλη δεδομένα.

Pουτίνα: lcd data

Αποστολή ενός byte δεδομένων στον ελεγκτή της οθόνης lcd. Ο ελεγκτής πρέπει να βρίσκεται σε 4 bit mode.

Είσοδος: Το byte που μεταδίδεται είναι αποθηκευμένο στον καταχωρητή r24

Καταχωρητές: r25:r24

Καλούμενες υπορουτίνες: wait\_usec, write\_2\_nibbles

lcd\_data:

sbi PORTD ,PD2 ; επιλογή του καταχωρήτη δεδομένων (PD2=1)

rcall write\_2\_nibbles ; αποστολή του byte

ldi r24 ,43 ; αναμονή 43μsec μέχρι να ολοκληρωθεί η λήψη ldi r25 ,0 ; των δεδομένων από τον ελεγκτή της lcd

rcall wait usec

ret

Pουτίνα: lcd\_command

Αποστολή μιας εντολής στον ελεγκτή της οθόνης lcd. Ο ελεγκτής πρέπει να βρίσκεται σε 4 bit mode.

Είσοδος: Η εντολή που μεταδίδεται είναι αποθηκευμένη στον καταχωρητή r24

Έξοδος: -

Καταχωρητές: r25:r24

Καλούμενες υπορουτίνες: wait\_usec, write\_2\_nibbles

lcd\_command:

cbi PORTD ,PD2 ; επιλογή του καταχωρητή εντολών (PD2=1) reall write\_2\_nibbles ; αποστολή της εντολής και αναμονή 39μsec

ldi r24 ,39 ; για την ολοκλήρωση της εκτέλεσης της από τον ελεγκτή της lcd. ldi r25 ,0 ; ΣΗΜ.: υπάρχουν δύο εντολές, οι clear display και return home, reall wait\_usec ; που απαιτούν σημαντικά μεγαλύτερο χρονικό διάστημα.

ταιι ναιι\_usec , που απαιτούν σημαντικά μεγαποτέρο χρονικό σιαστημα

ret

Τώρα που μπορούμε να στείλουμε εντολές και δεδομένα στην οθόνη μένει να την αρχικοποιήσουμε στην επιθυμητή κατάσταση, ώστε να μπορεί να χρησιμοποιηθεί. Όταν η οθόνη τροφοδοτείται με ρεύμα για πρώτη φορά ο ελεγκτής ΗD44780 πραγματοποιεί μια εσωτερική αρχικοποίηση και για αυτό απαιτείται να περιμένουμε 40 ms. Στη συνέχεια ο ελεγκτής βρίσκεται σε 8 bit mode και είναι έτοιμος να λάβει εντολές. Ο κώδικας που θα κάνει την αρχικοποίηση δεν πρέπει να βασίζεται στο ότι ο ελεγκτής βρίσκεται σε 8 bit mode, διότι αυτό δεν είναι πάντα αληθές. Κάθε φορά που προγραμματίζουμε τον μικροελεγκτή αυτός ξεκινάει την εκτέλεση του κώδικα από την αρχή, η οθόνη όμως βρίσκεται στην κατάσταση που την αφήσαμε την προηγούμενη φορά. Για να οδηγήσουμε την οθόνη σε 4 bit mode στέλνουμε δύο φορές την εντολή 0x30 (function set) για 8 bit mode. Η συγκεκριμένη εντολή (μεταξύ άλλων) ρυθμίζει τον ελεγκτή να δέχεται εντολές και δεδομένα σε ένα ενιαίο κομμάτι των 8 bit. Τα 4 λιγότερο σημαντικά bit μας είναι αδιάφορα. Αν ο ελεγκτής είναι σε 8 bit mode δεν θα αλλάξει κάτι, αν όμως είναι σε 4 bit mode θα μεταβεί σε 8 bit mode. Μόλις είμαστε βέβαιοι για την μορφή που πρέπει να στέλνουμε τις εντολές μπορούμε να προχωρήσουμε με την αρχικοποίηση.

# Pουτίνα: lcd\_init

Αρχικοποίηση και ρυθμίσεις της οθόνης LCD όπως παρουσιάζεται παρακάτω:

 $\begin{array}{ll} DL=0 & 4 \text{ bit mode} \\ N=1 & 2 \text{ lines} \\ F=0 & 5\times8 \text{ dots} \\ D=1 & \text{display on} \\ C=0 & \text{cursor off} \end{array}$ 

B = 0 blinking off

I/D = 1 DDRAM address auto increment

SH = 0 shift of entire display off

Είσοδος: - Έξοδος: -

Καταχωρητές: r25:r24

Καλούμενες υπορουτίνες: wait\_msec, wait\_usec, lcd\_command

lcd init:

ldi r24 ,40 ; Όταν ο ελεγκτής της lcd τροφοδοτείται με ldi r25 ,0 ; ρεύμα εκτελεί την δική του αρχικοποίηση. rcall wait\_msec ; Αναμονή 40 msec μέχρι αυτή να ολοκληρωθεί.

Idi r24 ,0x30 ; εντολή μετάβασης σε 8 bit mode out PORTD ,r24 ; επειδή δεν μπορούμε να είμαστε βέβαιοι sbi PORTD ,PD3 ; για τη διαμόρφωση εισόδου του ελεγκτή cbi PORTD ,PD3 ; της οθόνης, η εντολή αποστέλλεται δύο φορές

cbi PORTD ,PD3 ; της οθόνης, η εντολή αποστέλλεται δύο φορές ldi r24 ,39

rcall wait\_usec ; δεν θα συμβεί τίποτα, αλλά αν ο ελεγκτής έχει διαμόρφωση

; εισόδου 4 bit θα μεταβεί σε διαμόρφωση 8 bit

; εάν ο ελεγκτής της οθόνης βρίσκεται σε 8-bit mode

ldi r24 ,0x30 out PORTD ,r24 sbi PORTD ,PD3 cbi PORTD ,PD3 ldi r24 ,39 ldi r25 ,0 rcall wait\_usec

ldi r25,0

ldi r24 ,0x20 ; αλλαγή σε 4-bit mode

out PORTD ,r24 sbi PORTD ,PD3 cbi PORTD ,PD3 ldi r24 ,39 ldi r25 ,0 rcall wait\_usec

ldi r24 ,0x28 ; επιλογή χαρακτήρων μεγέθους 5x8 κουκίδων reall lcd\_command ; και εμφάνιση δύο γραμμών στην οθόνη

ldi r24 ,0x0c ; ενεργοποίηση της οθόνης, απόκρυψη του κέρσορα

 $rcall\ lcd\_command$ 

ldi r24 ,0x01 ; καθαρισμός της οθόνης

rcall lcd\_command

ldi r24 ,low(1530) ldi r25 ,high(1530) rcall wait\_usec

ldi r24 ,0x06 ; ενεργοποίηση αυτόματης αύξησης κατά 1 της διεύθυνσης rcall  $lcd\_command$  ; που είναι αποθηκευμένη στον μετρητή διευθύνσεων και

; απενεργοποίηση της ολίσθησης ολόκληρης της οθόνης

ret

# Τα ζητούμενα της 4<sup>ης</sup> εργαστηριακής άσκησης του AVR

**Ζήτημα 9.1** Γράψτε ένα πρόγραμμα που να απεικονίζει στην οθόνη LCD το πλήκτρο που πατήθηκε τελευταίο στο keypad. Μέχρι να πατηθεί κάποιο πλήκτρο, η οθόνη πρέπει να εμφανίζει την ένδειξη **NONE**. Τόσο η ένδειξη **NONE** όσο και το πλήκτρο που πατήθηκε να εμφανίζονται στην πάνω αριστερή θέση της οθόνης. Ο κέρσορας να μην είναι ορατός.

**Ζήτημα 9.2** Γράψτε ένα πρόγραμμα που να εξομοιώνει ένα σύστημα συναγερμού. Υποθέτουμε ότι τα push buttons PAO-PA7 αντιστοιχούν στις εξόδους των αισθητήρων. Αν κάποιο από αυτά πατηθεί τότε μέσα σε 4 sec πρέπει να πληκτρολογηθεί στο keypad η βάρδια (A, B, C, D) και ο αριθμός της ομάδας (δύο ψηφία). Αν είναι σωστά, να εμφανίζεται το μήνυμα **ALARM OFF** στο LCD display. Αλλιώς τίθεται ο συναγερμός με το συνεχόμενο άναμμα-σβήσιμο των leds PBO-PB7 (με περίοδο ~0.2 sec) που υποθέτουμε ότι αντιστοιχεί στην ενεργοποίηση της σειρήνας. Ταυτόχρονα να εμφανίζεται στο LCD display το μήνυμα **ALARM ON**. Κατά την εισαγωγή του κωδικού να εμφανίζονται τα πλήκτρα που πατάει ο χρήστης στο LCD display καθώς και ο κέρσορας. Όλα τα μηνύματα να ξεκινούν από την πάνω αριστερή θέση του display, ενώ το υπόλοιπο να είναι κενό. Από τη στιγμή που ο συναγερμός γίνει ΟΝ το σύστημα να επανέρχεται μόνο με reset.

**Ζήτημα 9.3** Γράψτε πρόγραμμα που να απεικονίζει στο LCD display την δυαδική τιμή (υποθέτουμε ότι είναι σε συμπλήρωμα ως προς 2) που διαβάζει από την θύρα PORTB και τη δεκαδική τιμή του σε μορφή τριών ψηφίων με το πρόσημο (δηλαδή αν από τη θύρα διαβαστεί π.χ. ο αριθμός 0110 0001, τότε ξεκινώντας από την πάνω αριστερή θέση του display να εμφανίζει 01100001=+97 ενώ αν δοθεί ο αριθμός 1000 0000 να εμφανίζεται το 10000000=-128). Η διαδικασία να είναι συνεχόμενη.

Δίνεται στο Σχήμα 9.4 ένα διάγραμμα ροής για τη μετατροπή ενός προσημασμένου δυαδικού αριθμού σε BCD μορφή που αν θέλετε μπορείτε να ακολουθήσετε.



Σχήμα 9.4 Διάγραμμα ροής για τη μετατροπή προσημασμένου δυαδικού αριθμού σε BCD μορφή

**Ζήτημα 9.4** Δημιουργήστε ένα ψηφιακό χρονόμετρο. Το πρόγραμμα σας θα πρέπει να απεικονίζει στην οθόνη LCD το χρόνο στη μορφή:

# Λεπτά: Δευτερόλεπτα

Τα λεπτά και τα δευτερόλεπτα θα πρέπει να απεικονίζονται με δύο δεκαδικά ψηφία (έχοντας δίπλα τους τις αντίστοιχες ενδείξεις **MIN**, **SEC**) και όταν το χρονόμετρο φτάνει την τιμή (**59 MIN**: **59 SEC**) θα πρέπει να ξεκινάει πάλι από την αρχή. Το χρονόμετρο θα ξεκινά όταν πατάμε το πλήκτρο PAO και όταν το αφήνουμε να σταματάει (χωρίς να χαλάσει η ένδειξη). Αν ξαναπατήσουμε το πλήκτρο PAO να συνεχίζει από το σημείο που έμεινε. Θα σταματά και θα μηδενίζεται όσο πατάμε το πλήκτρο PA7.

Κατά την έναρξη λειτουργίας θα πρέπει να εμφανίζεται στην οθόνη η ένδειξη: **00 MIN:00 SEC** και το χρονόμετρο να είναι εκτός λειτουργίας. Κάντε όσες άλλες υποθέσεις σας χρειάζονται για την υλοποίηση.